EPM7256AETC100-5
CPLD - MAX 7000 256 Macro 84 IOs
产品: MAX 7000A
大电池数量: 256
逻辑数组块数量——LAB: 16
最大工作频率: 172.4 MHz
传播延迟—最大值: 5.5 ns
输入/输出端数量: 84 I/O
工作电源电压: 3.3 V
工作温度: 0 C + 70 C
封装 : TQFP-100
存储类型: EEPROM
栅极数量: 5000
系列: EPM7256AE MAX 7000AE
工厂包装数量: 90
电源电压 : 3 V 3.6 V
商标名: MAX 7000 g
Altera MAX? II/IIG/IIZ CPLD
Altera MAX? II CPLD系列是有史以来功耗最低、成本最低的CPLD。Altera的MAX II CPLD系列基于突破性的体系结构,在所有CPLD系列中其单位I/O引脚的功耗和成本均最低。随着MAX IIZ CPLD的推出,共有三种型号产品都使用了同样的创新CPLD体系结构:MAX II,MAX IIG和MAX IIZ。MAX IIZ CPLD具有零功耗的特性,与低成本MAX II CPLD系列有相同的非易失、即用性优势,可用于多种功能和应用。MAX II CPLD系列是即用性、非易失器件,面向低密度通用逻辑和便携式应用,例如蜂窝手机设计等。
特性- 低成本、低功耗CPLD
- 即用性、非易失体系结构
- 待机电流低至25 μA
- 支持快速传输延迟和时钟至输出延时
- 带有四个全局时钟,其中每个逻辑阵列模块(LAB)可用两个时钟
- UFM模块的非易失存储高达8 Kbits
- MultiVolt内核能向器件提供3.3V/2.5V或 1.8V的外部电压
- MultiVolt I/O接口支持3.3-V、2.5-V、1.8-V和1.5-V逻辑电平
- 总线友好型体系结构包括有可编程摆率、驱动强度、总线保持和可编程上拉电阻
- 施密特触发器启用噪声容限输入(每个引脚均可编程)
- 对于66MHz下的3.3-V操作,I/O完全符合外设部件互连标准特别兴趣小组(PCI SIG)PCI本地总线规范修订版2.2要求
- 支持热插拔
- 内置联合测试行动组(JTAG)边界扫描测试(BST)电路符合IEEE标准1149.1-1990
- ISP电路符合IEEE标准1532
| 应用 |
MAX II特性
MAX II方框图
|
1:由于型号种类繁多,价格时有更新,请顾客一定要与我们沟通咨询后才可下单。
2:买家咨询的时候请务必说清楚(完整型号、封装、数量),以便我们及时报价。
3:买家无提前咨询而下单的,如果由于缺货或者涨价而导致无法发货的,我司不承担任何责任,一律作退款处理。
4:生产型企业可申请月结和货到付款。
5:千元以上免运费(特殊商品除外)。
6:报价不含任何销售税,计算含税价请*1.17。